關鍵詞:xscale arm核 pxa250 pcm-7210
1 簡 介
in xscale微體系結構提供了一種全新的、高性價比、低功耗且基于armv5te體系結構的解決方案,支持16位thumb指令和dsp擴充。基于xscale技術開發的微處理器,可用于手機、便攜式終端(pda)、網絡存儲設備、骨干網(backbone)路由器等。in pxa250微處理器芯片就是一款集成了32位in xscale 處理器核、多通信信道、lcd控制器、增強型存儲控制器和pcmcia/cf控制器以及通用i/o口的高度集成的應用處理器。
in xscale處理器的處理速度是in strongarm處理速度的兩倍,其內部結構也有了相應的變化:
數據cache的容量從8kb增加到32kb;
指令cache的容量從16kb增加到32kb;
微小數據cache的容量從512b增加到2kb;
為了提高指令的執行速度,超級流水線結構由5級增至7級;
新增乘/加法器mac和特定的dsp型協處理器cp0,以提高對多媒體技術的支持;
動態電源管理,使xscale處理器的時鐘可達1ghz、功耗1.6w,并能達到1200mips。
xscale微處理器架構經過專門設計,核心采用了英特爾*的0.18μm工藝技術制造;具備低功耗特性,適用范圍從0.1mw~1.6w。同時,它的時鐘工作頻率將接近1ghz。 xscale與strongarm相比,可大幅降低工作電壓并且獲得更高的性能。具體來講,在目前的strongarm中,在1.55v下可以獲得133mhz的工作頻率,在2.0v下可以獲得206mhz的工作頻率;而采用xscale后,在0.75v時工作頻率達到150mhz,在1.0v時工作頻率可以達到400mhz,在1.65v下工作頻率則可高達800mhz。超低功率與高性能的組合使in xscale適用于廣泛的互聯網接入設備,在因特網的各個環節中,從手持互聯網設備到互聯網基礎設施產品,in xscale都表現出了令人滿意的處理性能。
2 pxa250的結構及特點
in xscale pxa250結構框圖如圖1所示。
2.1 pxa250處理器的主要特點
(1)高性能
低功耗,高性能的32位in xscale處理器內核,工作頻率高達400mhz;
兼容armv5te架構;
采用7級超級流水線結構;
支持多媒體處理技術,采用40位累加器和16位乘法器,以增強對音頻和視頻的解碼能力;
提供支持同步in strataflash存儲器的高性能分幀和分頁模式接口。
(2)低功耗
多電源管理模式;
32kb數據和32kb指令cache;
2kb的微小數據cache;
支持2.5v和3.3v的存儲器。
(3)i/o擴展
100mhz存儲器總線,6個靜態存儲空間(16或32位rom(smrom)/flash/sram),4個動態存儲分區(16或32位sdram);
支持2個pcmcia 或 compact flash槽。
(4)外圍控制模塊
16通道可配置dma控制器;
lcd控制器,*的支持對快變彩屏的dma方式;
920kbps bluetooth接口;
串行端口(irda、i2c、i2s、ac97、3個uarts、spi 和ssp);
usb接口;
支持mmc/sd卡。
(5)時鐘控制
五種時鐘源:
32.768khz振蕩器;
3.6864mhz振蕩器;
可編程的內核鎖相環;
95.85mhz外圍固定頻率鎖相環;
147.46mhz固定頻率鎖相環。
(6)電源管理
運行模式(正常處理模式)、turbo模式(運行于400mhz)、空閑模式(下電)、睡眠模式(下電)。
(7)封裝形式
17mm×17 mm 256腳pbga封裝。
2.2 in xscale內核
in xscale cpu內核采用帶有一個增強型存儲器管道的超級流水線risc處理器架構的體系結構。這款新型高性能、低功耗的微構架兼容armv5te isa指令集(不支持浮點指令集)。這種微構架在arm核的周圍提供了指令與數據存儲器管理單元,指令、數據和微小數據cache,寫緩沖、全緩沖、掛起緩沖和分支目標緩沖器,電源管理,性能監控、調試和jtag單元以及協處理器接口,mac協處理器和內核存儲總線。
超級流水線結構是由整型管道、存儲器管道和mac管道構成。整型管道包括7級流水線結構,取指令1(分支目標緩沖器)→取指令2→譯碼→寄存/移位→alu實現→狀態執行→回復;存儲器管道除包括整型管道的前5級外,后接3個高速緩存,數據cache1、數據cache2和數據回復cache,共8級流水線結構;mac管道是6~9級的流水線結構,包括整型管道的前4級和4級mac段,以及一個數據回復cache,其中mac2-4的選通由數據決定。流水線結構級數越多越能提高指令的執行速度,使用分支目標緩沖器的目的在于成功的預知分支指令的 結果。128個入口的分支目標緩沖器的每個入口都包含了分支指令的地址、與分支指令相的目標地址以及該分支的執行情況,它由協處理器15使能。分支目標緩沖器的使用旨在避免超級流水線結構中的分支延遲。
pxa250 cpu的mm(immu和dmmu)均提供了一個32項的轉換旁路緩存器(itlb和dtlb),它們的每一項均可映射存儲器中的段、大頁和小頁。為了保證內核周期的存取指令和數據,pxa250包含了1個32kb的指令cache和1個32kb的數據cache。另外,為了避免數據cache內數據流存取的頻繁變化,還提供了1個2kb的微小數據cache。指令和數據cache都是具有32個入口和32路相聯的cache,每路均包含1個標志地址,32字節的高速緩存隊列和1個有效位,采用循環方式進行刷新存儲。微小數據cache是1個具有32個入口和2路相聯的cache,同樣采用循環方式進行刷新存儲。
pxa250內核還提供了4個入口的全緩沖和掛起緩沖,用于提升內核性能,與數據cache和微小數據cache協同工作。此外,1個8入口的寫緩沖,每個入口可保存16字節,它從內核、數據cache或微小數據cache中得到數據,在系統總線選通前,暫存數據。
2.3 系統控制功能
pxa250的系統控制模塊提供了實時時鐘、看門狗及間隔定時器、功率管理控制器、中斷控制器、復位控制器和2個片上振蕩器。該系統定時器支持源自sa-11x0處理器的定時器單元,os定時器使用3.6864mhz振蕩器,包含了4個定時匹配寄存器(osmr)、1個定時狀態寄存器(ossr)和1個定時中斷使能寄存器(oier)。看門狗定時中斷可以通過激活os定時看門狗使能寄存器(ower)來實現。
中斷控制器處理的所有中斷源,有兩個中斷類型:中斷請求(irq)和快速中斷請求(fiq)。中斷控制器可以根據掩碼寄存器的值,允許cpu被中斷或保持預中斷。中斷控制器中的每一個寄存器都是1比特映射,并且每一比特均被預先分配給不同的中斷源。
2.4 時鐘和電源管理
為了達到處理性能和能量消耗之間比例的*化,用時鐘和電源管理器來控制不同模塊的時鐘頻率并處理不同能量管理操作模式之間的轉化。時鐘和電源管理器為每一個外設提供了固定的時鐘,并且為lcd控制器、存儲器控制器和cpu提供了可編程的頻率時鐘,這些時鐘均來自內部鎖相環時鐘源。時鐘管理器還可通過關閉不用設備的時鐘來減少功率損耗。
電源管理提供了四種工作模式:turbo模式、運行模式、空閑模式和睡眠模式。turbo模式下,cpu核運行在峰值頻率,為避免內核對外部存儲器的等待時間,在該模式下,很少對外部存儲器進行存取;運行模式下,cpu核運行于正常標準頻率,可以假定內核不斷地對外部存儲器進行存取,運行速率的減慢對于性能與功耗的*平衡是有利的;在空閑模式下,暫停到cpu的時鐘,但是使能到外圍器件的時鐘;睡眠模式下,整個系統將處于zui低功耗狀態,要喚醒睡眠狀態必須重新啟動系統。
2.5 存儲器和pcmcia/compact flash控制模塊
pxa250處理器的外部存儲器總線接口支持同步動態存儲器(sdram)、同步和異步分頁模式段、頁模式閃存、同步掩碼只讀存儲器(smrom)、頁模式rom、sram、靜態段支持可變等待時間的i/o設備(vlio)、16位的pc卡擴展存儲器和compact flash。存儲器的類型可通過存儲器接口配置寄存器決定。
2.6 外圍控制模塊
pxa250處理器定義了16個通道的dma控制器。它可響應內部和外部設備的請求,完成數據從主存儲器中讀出與寫入。dmac用于外圍設備與存儲系統之間的數據傳輸。
lcd控制器提供了支持雙掃描無源陣列彩顯(dstn,俗稱偽彩)或有源陣列彩顯(tft,俗稱真彩)屏的接口,并支持單色和多色素格式。它擁有自己獨立的雙通道dma控制器,兩路通道分別用于單面板和雙面板顯示。zui大支持顯示分辨率為1024×1024像素,推薦zui高分辨率為800×600像素。在無源單色模式下,zui高支持256級灰度。對于彩色顯示,不管有源還是無源模式,zui高均支持65536種顏色。lcd控制器將幀緩存中的像素編碼值,對應于16位寬的256個入口的調色板ram,根據數據寬度決定彩色的數量。
pxa250處理器支持的串口包括:基于通用串行總線1.1版本的usb客戶服務模塊接口,它zui高支持16個端點外掛,并提供了1個48mhz的內部時鐘;3個通用異步收發口(uart),zui高速率230kbps的全功能uart(完備的握手信號),zui高速率921kbps藍牙uart和標準uart;高速紅外通信口(ficp)半雙工,速率4mbps,執行4ppm標準;ac97控制器支持ac97 2.0修訂版本的多媒體數字信號編*,ac97控制器對于立體pcm輸入輸出,modem輸入輸出和單一的麥克風輸入都提供了單獨的16位通道;i2s控制器為數字立體聲標準i2s多媒體數字信號編*提供了串行連接,復用ac97控制器引腳;i2c總線接口提供了2個引腳的通用串行通信端口,2個引腳分別用于數據地址和時鐘;另外,提供了2個支持mmc或spi協議,高達20mbps串行數據傳輸的mmc卡接口和一個ssp接口。ssp邏輯接口支持national microwire協議、texas instruments協議、同步串行協議(ssp)和motorola spi協議,所有這些協議都用于a/d轉換、音頻和電信多媒體數字信號編*和其它滿足串行數據傳輸協議的設備。
3 研華推出的xscale單板計算機pcm-7210
pcm-7210是一款集成in xscale低功耗risc處理器pxa250的單板計算機。它由一塊支撐板和一塊cpu板構成,在cpu板上集成了處理器pxa250、64mb的sdram和32mb的flash存儲器,其它的外圍器件均置于支撐板之上,包括10mbps以太網接口,4個全功能rs-232和1個rs-485串行接口,ac97音頻接口,2個usb主機端和1個客戶端,數字i/o引腳和cf/pcmcia擴展插槽。此外,還有支持lcd/crt顯示的接口以及智能電源接口。pcm-7210功能框圖如圖2所示。
上一篇:WINCE的電源管理
下一篇:ARM開發的調試方法概述
免責聲明
- 凡本網注明"來源:智能制造網"的所有作品,版權均屬于智能制造網,轉載請必須注明智能制造網,http://www.xashilian.com。違反者本網將追究相關法律責任。
- 企業發布的公司新聞、技術文章、資料下載等內容,如涉及侵權、違規遭投訴的,一律由發布企業自行承擔責任,本網有權刪除內容并追溯責任。
- 本網轉載并注明自其它來源的作品,目的在于傳遞更多信息,并不代表本網贊同其觀點或證實其內容的真實性,不承擔此類作品侵權行為的直接責任及連帶責任。其他媒體、網站或個人從本網轉載時,必須保留本網注明的作品來源,并自負版權等法律責任。
- 如涉及作品內容、版權等問題,請在作品發表之日起一周內與本網聯系,否則視為放棄相關權利。
2025中國具身智能機器人產業大會暨展覽會
展會城市:上海市展會時間:2025-08-13